VHDL設計實例與仿真
![]() |
《VHDL設計實例與仿真》,作者:姜雪松 等編著,出版社:機械工業出版社[1],出版日期:2007-02-01,ISBN:9787111206644,字數:696000,頁碼:435,版次:1,裝幀:平裝,開本:16開。
內容簡介
VHDL是一種非常適用於可編程邏輯器件設計的硬件語言,並且正在得到普及,VHDL作為IEEE標準所規範的硬件描述語言,隨着各種EDA工具和集成電路廠商的普遍認同和推廣,目前正在全球各國的電子系統設計領域獲得廣泛應用。
本書從實際應用的角度出發,全面系統地介紹了VHDL在各種領中的設計應用,以滿足不同領域讀者快速學習VHDL的需要。書中列舉了大量典型的VHDL程序,同時給出了設計的仿真波形,從而使讀者能夠驗證相應的設計,並且能夠掌握其中的設計技巧。相信通過本書,讀者能夠迅速掌握VHDL的設計技巧,從而獨立完成相應的設計項目。
本書是廣大電路設計工程師學習VHDL必不可少的參考書,同時也可作為高等院校相關專業師生的教材或教學參考用書。
目錄
叢書序
前言
章簡單邏輯門電路的設計
1.1基本邏輯門電路
1.1.1與門電路
1.1.2或門電路
1.1.3非門電路
1.2組合邏輯門電路
1.2.1與非門電路
1.2.2或非門電路
1.2.3與或非門電路
1.2.4異或門電路
1.2.5同或門電路
1.3多輸入邏輯門電路
1.3.1三輸入與門電路
1.3.2兩級與非門電路
1.3.3兩級或非門電路
1.4三態門和總線緩衝器
1.4.1三態門電路
1.4.2單向總線緩衝器
1.4.3雙向總線緩衝器
第2章常用組合邏輯電路的設計
2.1編碼器
2.1.1普通編碼器
2.1.2優先編碼器
2.2譯碼器
2.2.1二進制譯碼器
2.2.2編碼轉換譯碼器
2.2.3數字顯示譯碼器
2.2.4地址譯碼器
2.3數據選擇器和分配器
2.3.1數據選擇器
2.3.2數據分配器
2.4運算器
2.4.1一位加法器
2.4.2數值比較器
2.4.3求補器
2.4.4奇偶校驗器
第3章常用時序邏輯電路的設計
3.1觸發器
3.1.1基本D觸發器
3.1.2異步復位D觸發器
3.1.3同步復位D觸發器
3.1.4異步置位/復位D觸發器
3.1.5同步置位/復位D觸發器
3.1.6異步置位/復位JK觸發器
3.1.7T觸發器
3.2鎖存器和寄存器
3.2.1鎖存器
3.2.2寄存器
3.2.3通用寄存器
3.3移位寄存器
3.3.1串入/串出移位寄存器
3.3.2串入/並出移位寄存器
3.3.3循環移位寄存器
3.4計算器
3.4.1基本同步計算器
3.4.2帶有復位端口的同步計算器
3.4.3帶有預置端口的同步計算器
3.4.4帶有使能端口的同步計算器
3.4.5同步可逆計數器
3.4.6通用同步計數器
3.4.7異步計數器
3.5存儲器
3.5.1隻讀存儲器[2]
3.5.2訪問存儲器
第4章分頻電路的設計
4.1偶數分頻電路
4.1.1非2N分頻電路
4.1.22N分頻電路
4.1.3占空比是1:1的偶數分頻電路
1.1.4占空比不是1:1的偶數分頻電路
4.2奇數分頻電路
4.2.1占空比不是1:1的奇數分頻電路
4.2.2占空比是1:1的奇數分頻電路
4.3半整數分頻電路
4.3.1半整數分頻電路的實現一
4.3.2半整數分頻電路的實現二
4.4大數值分頻電路
4.4.1大數值分頻電路的一般實現
4.4.2大數值分頻電路的級聯實現
第5章中規模電路的設計
第6章秒表設計
第7章8259中斷控制器的設計
第8章自動售貨機的設計
第9章一個簡化的32位RISCCPU的設計
附錄VHDL標準程序包
參考文獻
參考文獻
- 移至 ↑ 企業簡介,機械工業出版社
- 移至 ↑ 存儲器的概念、作用、分類 ,搜狐,2016-10-25