求真百科歡迎當事人提供第一手真實資料,洗刷冤屈,終結網路霸凌。

比較器性能指標檢視原始碼討論檢視歷史

事實揭露 揭密真相
前往: 導覽搜尋
滯後比較器
圖片來自百度

對兩個或多個數據項進行比較,以確定它們是否相等,或確定它們之間的大小關係及排列順序稱為比較。 能夠實現這種比較功能的電路或裝置稱為比較器。 比較器是將一個模擬電壓信號與一個基準電壓相比較的電路。比較器的兩路輸入為模擬信號,輸出則為二進制信號0或1,當輸入電壓的差值增大或減小且正負符號不變時,其輸出保持恆定。

  • 外文名:comparator
  • 功 能:對兩個或多個數據項進行比較

簡介

可以將比較器當作一個1位模/數轉換器(ADC)。運算放大器在不加負反饋時從原理上講可以用作比較器,但由於運算放大器的開環增益非常高,它只能處理輸入差分電壓非常小的信號。而且,一般情況下,運算放大器的延遲時間較長,無法滿足實際需求。比較器經過調節可以提供極小的時間延遲,但其頻響特性會受到一定限制。為避免輸出振盪,許多比較器還帶有內部滯回電路。比較器的閾值是固定的,有的只有一個閾值,有的具有兩個閾值。

性能指標

滯回電壓:比較器兩個輸入端之間的電壓在過零時輸出狀態將發生改變,由於輸入端常常疊加有很小的波動電壓,這些波動所產生的差模電壓會導致比較器輸出發生連續變化,為避免輸出振盪,新型比較器通常具有幾mV的滯回電壓。滯回電壓的存在使比較器的切換點變為兩個:一個用於檢測上升電壓,一個用於檢測下降電壓,電壓門限(VTRIP)之差等於滯回電壓(VHYST),滯回比較器的失調電壓是TRIP 和VTRIP-的平均值。不帶滯回的比較器的輸入電壓切換點為輸入失調電壓,而不是理想比較器的零電壓。失調電壓一般隨溫度、電源電壓的變化而變化。通常用電源抑制比表示電源電壓變化對失調電壓的影響。

偏置電流:理想的比較器的輸入阻抗為無窮大,因此,理論上對輸入信號不產生影響,而實際比較器的輸入阻抗不可能做到無窮大,輸入端有電流經過信號源內阻並流入比較器內部,從而產生額外的壓差。偏置電流(Ibias)定義為兩個比較器輸入電流的中值,用于衡量輸入阻抗的影響。MAX917系列比較器的最大偏置電流僅為2nA。

限流比較器
圖片來自百度

超電源擺幅:為進一步優化比較器的工作電壓範圍,Maxim公司利用NPN管與PNP管相併聯的結構作為比較器的輸入級,從而使比較器的輸入電壓得以擴展,這樣,其下限可低至最低電平,上限比電源電壓還要高出250mV,因而達到超電源擺幅(Beyond-theRail)標準。這種比較器的輸入端允許有較大的共模電壓。

漏源電壓:由於比較器僅有兩個不同的輸出狀態(零電平或電源電壓),且具有滿電源擺幅特性的比較器的輸出級為射極跟隨器,這使得其輸入和輸出信號僅有極小的壓差。該壓差取決於比較器內部晶體管飽和狀態下的發射結電壓,對應於MOSFFET的漏源電壓。

輸出延遲時間:包括信號通過元器件產生的傳輸延時和信號的上升時間與下降時間,對於高速比較器,如MAX961,其延遲時間的典型值可對達到4.5ns,上升時間為2.3ns。設計時需注意不同因素對延遲時間的影響,其中包括溫度、容性負載、輸入過驅動等的影響。

分類

過零電壓比較器:典型的幅度比較電路,它的電路圖和傳輸特性曲線如圖。

電壓比較器:將過零比較器的一個輸入端從接地改接到一個固定電壓值上,就得到電壓比較器。

窗口比較器:電路由兩個幅度比較器和一些二極管與電阻構成。高電平信號的電位水平高於某規定值VH的情況,相當比較電路正飽和輸出。低電平信號的電位水平低於某規定值VL的情況,相當比較電路負飽和輸出。該比較器有兩個閾值,傳輸特性曲線呈窗口狀,故稱為窗口比較器。

滯回比較器:從輸出引一個電阻分壓支路到同相輸入端。當輸入電壓vI從零逐漸增大,且VI小於VT時,比較器輸出為正飽和電壓,VT稱為上限閥值(觸發)電平。當輸入電壓VI>VT』時,比較器輸出為負飽和電壓,VT』稱為下限閥值(觸發)電平。

芯片

常見的芯片有LM324、LM358、uA741、TL081\2\3\4、OP07、OP27,這些都可以做成電壓比較器(不加負反饋)。LM339、LM393是專業的電壓比較器,切換速度快,延遲時間小,可用在專門的電壓比較場合。

選用原則

一隻比較器的工作原理簡單明了。它有一個正腳和一個負腳。當正腳上的電壓較高時,比較器的輸出就「斷言」(或驅動)一個信號。採用集電極開路輸出時,比較器的輸出腳是一隻晶體管的集電極或FET的漏極。採用推輓輸出時,比較器有一個「圖騰柱」輸出,即一個互補的NPN/PNP級,像運算放大器中的一樣。集電極開路輸出用於負載與比較器各自使用不同電源的情況。這種方案能夠實現12V的螺線管,雖然比較器可能只工作在3.3V。集電極開路輸出的另一個作用是當輸出關斷時,儘量減小靜態電流。在圖騰柱級中, N型輸出晶體管中沒有基極電流流過,而有些基極電流則總是流過兩個輸出晶體管中的一個。

不過,集電極開路輸出也有一些缺點。例如,它們需要外接上拉電阻。這些電阻必須在高阻周期內完成上拉任務,這樣當輸出低於關斷時,比較器可以更快地開關,並且上拉電阻使輸出為高。因此,當你需要對稱波形時,就不適合用集電極開路輸出,如時鐘恢復電路。如果你的電路不需要電平轉換,就應選擇推輓輸出,如採用ALD2321APC,它可以提供24mA的輸出驅動能力,靜態電流為90µA。

高速比較器也可能有一個鎖存輸出,這樣就可以將輸出保持在已知狀態,從而滿足其後方數字輸入對設置與保持時間的要求。一旦數字部分讀到了比較器的輸出,就可以釋放鎖存腳,讓輸出跟蹤輸入。

高速比較器也可能使用-5V至0V的ECL(射極耦合邏輯)電平。 PECL(正射極耦合邏輯)輸出有相同的電壓擺幅,但工作在0V至5V。另外還有RSPECL(降幅PECL)輸出。一些高速比較器的兩個輸出腳採用LVDS(低壓差分信令)輸出,圍繞一個1.2V的共模電壓以一種互補方式轉換300mV。你可以將這些輸出直接送給FPGA(現場可編程門陣列)和其它數字電路的LVDS輸入腳。

一旦建立了輸出類型,下一個要考慮的問題就是速度。製造商通常將一款比較器描述為低功耗或高速型。他們一般用CMOS工藝建立低功耗器件,而用雙極器件建立高速器件,這表示出了基本的折中:大功耗的高速、精確器件,以及低功耗的低速器件。另一個折中是增益與高速。低功耗比較器可能要70µs的轉換時間,消耗供電電流不到1µA。高速比較器的響應時間為150ps。有些器件能夠克服速度與功耗的折中。當以最高速率轉換時,比較器消耗的功率要比其靜態功耗高得多。在靜態狀態,電流低。當將比較器工作在較高速度時,必須能夠為電容充電,充電需要電流。在動態模式下,電流隨工作速度的提高而增加。功耗中的另一個因素是芯片的負載。對一個開關電流來說,電容也會成為一個負載,必須考慮到負載中的容性和阻性成份。很多器件有關斷腳,可將耗電降低到1µA以下。

與所有模擬情況一樣,只有在嚴格定義的條件下,聲明的傳播延遲才有意義,因為驅動輸入腳的程度直接影響着傳播延遲。過驅越大,器件就越快。「頻散」( dispersion)是一個器件在各種不同過驅程度下的傳播延遲值區間。過驅與速度之間的關係是一些工程師不願意將比較器速度看作轉換速率函數的一個原因。首先,你必須定義量化為一個有效轉變的輸出電平;通常最大輸出電平為10%~90%。轉換速率亦代表對過驅的一種要求,即讓傳播延遲儘可能短。 在選擇比較器時考慮的另外一個參數是噪聲。然而,製造商經常省略比較器的噪聲規格,而代之以用隨機抖動來測量噪聲。 除了通過器件增益的噪聲信號以外,輸入的孔徑誤差以及輸出的上升與下降時間也可以影響抖動。一個時鐘驅動器件不過是一個針對噪聲優化的較低增益比較器。設計者可以在一個CMOS器件中採用較大的輸入晶體管,降低閃爍噪聲,但這種方法增加了輸入電容。

獨立的比較器
圖片來自百度

一旦選定了輸出類型,並有了適當的速度與功耗要求,下一個考慮的問題應是比較器的額定電壓。與電源區間有關的一個因素是比較器輸入腳的允許共模電壓。很多工程師都要使用美國國家半導體公司的LM339定時器。不過,其製造商從未準備將該器件用於接近最高電壓軌的輸入上。有些器件允許你將輸出拉至高於或低於電源的電壓區間,但對其它器件,當你將輸入腳拉至低於負電源軌時,其輸出會反相。有軌至軌輸入級的比較器(擴展了輸入共模模式的範圍。這些器件有一個雙輸入級,採用與P型輸入級並聯的N型晶體管或FET。 P型輸入級的輸入電壓工作在接近地或負電壓軌處,而N型輸入級則當輸入擺至正電壓軌時工作。 IC設計者一般會使器件在第1級或低於正電壓軌2V之間作切換。有些結構能將偏移電壓降至最低,當掃過一個軌至軌器件。

比較器的另外一個重要規格是輸入偏移電流,即當器件工作時,流進或流出輸入管腳的電流量。CMOS產品有低的偏移電流,代表輸入腳ESD(靜電放電)結構中泄漏的失配。溫度每上升10°C,輸入偏移電流加倍。高速比較器的偏移電流可以很顯著,但一般不會成為問題,因為一般會用低阻電路驅動這些高速比較器。雙極器件的輸入偏移電流取決於兩個輸入之間的關係。在比較器中,一個差分輸入對的基極電壓60mV差值會在該對的集電極電流和輸入偏移電流中得到一個高10倍的差值。因此,可以讓一個引腳拉出或吸入兩倍於額定的輸入偏移電流,而另外的引腳則幾乎沒有輸入偏移電流,這取決於哪個引腳有更高的電壓。[1]

視頻

比較器--基礎

嗶哩嗶哩

參考文獻