射频集成电路设计
《射频集成电路设计》,[日] 前多正 著,洪明,马京任 译,出版社: 科学出版社。
读书,可以与时俱进,开阔自己,提高自己,充实自己,完善自己,是全球文化[1]科技知识扩容和更新的需要,是知识[2]经济和社会发展的要求。
目录
内容简介
《射频集成电路设计》主要介绍射频模拟电路的基础知识以及设计时应该考虑的技术要点,内容涉及噪声、低噪声放大器、混频器、压控振荡器、锁相环、模拟基带、接收机的设计、发射机的设计。此外,在各电路设计中通过公式来说明其基本原理,并尽可能给出推导过程。再进一步,介绍了为改善以往射频模拟电路的缺点而开发的*新射频电路技术的原理,为学习射频集成电路设计的技术人员提供了开发指引。
目录
第1章 噪声 1
1.1 电阻噪声 3
1.2 MOSFET中的噪声 3
1.3 热噪声的分布 5
参考文献 9
第2章 低噪声放大器 11
2.1 接收部分结构和接收功率强度 13
2.2 噪声系数和输入参考噪声 13
2.3 级联连接结构的接收机的噪声 14
2.4 接收信号和噪声电平的关系 15
2.5 输入输出匹配 18
2.6 LNA输入阻抗的史密斯圆图轨迹 21
2.7 共源共栅结构的LNA 22
2.8 寄生元件的影响 23
2.9 放大器的输出噪声 26
2.10 等噪声系数圆、等增益圆 28
2.11 电路的非线性 31
2.12 噪声消除型LNA 35
参考文献 39
第3章 混频器 41
3.1 频率变换的原理 43
3.2 镜频信号 43
3.3 镜频抑制混频器 45
3.4 镜频抑制度 46
3.5 相位差π/2(90°)的信号产生电路 48
3.5.1 多相滤波器 48
3.5.2 使用触发器的电路 51
3.6 混频器的具体例子 51
3.6.1 无源混频器 52
3.6.2 无源混频器的噪声 54
3.6.3 有源混频器的转换增益 57
3.6.4 有源混频器的噪声 59
3.7 谐波抑制混频器 61
3.8 *新的混频器 63
参考文献 68
第4章 压控振荡器 69
4.1 LC振荡器的起振条件 71
4.2 相位噪声 75
4.3 其他噪声的路径(上变频)及噪声抑制电路 78
4.4 相位噪声对接收时的影响 81
4.5 VCO电路结构的例子 83
4.6 正交VCO 87
4.7 注入同步VCO 89
参考文献 96
第5章 锁相环 97
5.1 整数分频PLL 99
5.1.1 分频器 99
5.1.2 鉴相器 101
5.1.3 PLL传递函数和环路滤波器 108
5.1.4 PLL环路滤波器的安装 117
5.1.5 PLL的频率响应 118
5.1.6 噪声源和相位噪声 122
5.2 分数分频PLL 124
5.2.1 理想的分数分频 125
5.2.2 ΣΔ调制器和分频比的随机化 126
5.2.3 MASH 131
5.2.4 累加器的位数和杂散(spurious) 134
5.2.5 使用ΣΔ调制器的分数分频PLL示例 135
5.2.6 PLL的分数分频传递函数和相位噪声特性 136
5.3 全数字PLL 140
5.3.1 数控振荡器 140
5.3.2 ΣΔ调制器 143
5.3.3 相位比较 146
5.3.4 时间数字转换器 148
5.3.5 PLL传递函数和数字环路滤波器 153
5.3.6 ADPLL的相位噪声 155
参考文献 159
第6章 模拟基带 161
6.1 滤波器特性和模拟基带信号 163
6.2 gmC滤波器 166
6.2.1 单相输入/单相输出gm放大器 166
6.2.2 差分输入gm放大器 168
6.2.3 gmC滤波器 176
6.2.4 典型的滤波器特性 183
6.2.5 滤波器特性自动调整电路 184
6.3 离散时间滤波器 186
6.3.1 使用开关电容的离散时间滤波器 186
6.3.2 占空比控制离散时间滤波器 192
6.4 基带放大器 193
参考文献 195
第7章 接收机的设计 197
7.1 接收机架构 199
7.2 电平设计 202
7.3 模拟电路的缺陷对解调性能的影响 205
参考文献 209
第8章 发射机的设计 211
8.1 收发机的整体配置 213
8.2 发射机性能指标 214
8.3 发射机架构 214
8.4 发射信号对接收性能的影响(SAW滤波器的必要性) 216
8.5 低噪声驱动放大器设计 220
8.6 功率放大器 221
8.7 低失真高效率化方法 234
8.8 天线开关 239
8.9 环行器 246
参考文献 252